翻新时间:2022-12-17
赛灵思:16nm FinFET+产品来了
FinFET+的秘密
与x86处理器相比,FPGA要更为复杂,价格更为昂贵。汤立人表示,16nm UltraScale+产品系列采用的工艺不是16nm FinFET,而是16nm FinFET+。“虽然16nm FinFET从制程工艺上比不上英特尔、三星的14nm FinFET,但FinFET+则相当先进,性能可以提高15%,功耗则降低30%。”
超出工艺价值
存储器增强型可编程器件:通过对SRAM 集成的支持, UltraRAM解决了影响FPGA和SoC系统性能和功耗的最大瓶颈之一。设计人员通过紧密集成大量嵌入式存储器与相关处理引擎,不仅能实现更高的系统性能功耗比,并可降低材料清单(BOM)成本。
SmartConnect技术:SmartConnect是一种新的创新型FPGA互联优化技术,通过智能系统级互联优化,可额外提供20%到30%的性能、面积和功耗优势。而UltraScale架构通过重新架构布线、时钟和逻辑结构能够解决芯片级的互联瓶颈,SmartConnect则通过应用互联拓扑优化满足特定设计的吞吐量和时延要求,同时缩小互联逻辑面积。
业界首项 3D-on-3D技术:高端UltraScale+系列集合了3D晶体管和赛灵思第三代3D IC的组合功耗优势。正如FinFET相比平面晶体管实现性能功耗比非线性提升一样,3D IC相比单个器件实现系统集成度和单位功耗带宽的非线性提升。
异构多处理技术:全新Zynq UltraScale MPSoC通过部署上述所有FPGA技术,能够实现“为合适任务提供合适引擎”,相对此前解决方案可将系统级性能功耗比提升约5倍。单独的安全单元可实现军事级的安全解决方案,诸如安全启动、密钥与库管理和防破坏功能等,这些都是设备间通信和工业物联网应用的标准需求。
下载文档
网友最新关注
- 春天
- 法治童谣
- 珍爱生命,从我做起
- 我讨厌长大
- 一只蜗牛的旅行
- 丢鞋
- 环保征文
- 一座有爱心的桥
- 爸爸
- 和老妈的“战斗”
- 橘光色的背影
- 玉兰花开
- 逃票未遂
- 废墟中的哭声
- 童年,我把你追回
- 一次深刻的“防拐”体验
- 公开活动如何“准备”
- 提高幼儿园区域材料的趣味性
- 从“四只小小鸟”说说课堂导入
- 简述语文阅读教学的本能论与游戏论
- 新课程改革背景下幼师英语课堂教学现状与困境分析
- 一次园本教研观摩的始与末
- 声声儿歌,传唱幼儿成长主旋律
- 高中生物实验微视频的制作浅探
- 追求幸福教育构建幸福课堂
- 幼儿园体育游戏中的一物多玩探究
- 安徽省幼儿师范学校体育教师教学能力现状调查与建议
- 幼儿在园中尿床问题的心理疗法
- 学前教育专业三年制与五年制专科生的差异比较研究
- 美食街,风景独好
- 《壮丽的青春》
- 长城
- 小英雄雨来
- 再见了,亲人
- 麻雀
- 词两首
- 黄继光
- 航天飞机
- 西门豹
- 小学语文第八册总备课
- 《荷花》
- 《峨眉道上》教学设计
- 小镇的早晨
- 爬山虎的脚
- 燕子